中自数字移动传媒

您的位置:首页 >> 企业新闻 >> 西门子携手 NVIDIA,将 AI 芯片验证加速至万亿周期级

西门子携手 NVIDIA,将 AI 芯片验证加速至万亿周期级

已有174次阅读2026-04-14标签:
 
  • 西门子与 NVIDIA 实现验证领域关键突破,通过西门子 Veloce proFPGA CS 系统与 NVIDIA 性能优化芯片架构的深度结合,可在数天内完成流片前数万亿次时钟周期的验证采集。
  • 该解决方案可加速 AI/ML 系统级芯片(SoC)的研发进程,提升产品可靠性,助力 NVIDIA 团队在首轮流片前,即可稳定运行大型工作负载并完成设计优化。

西门子与 NVIDIA 密切合作,使西门子 Veloce™ proFPGA CS 硬件辅助验证与确认系统,能够支持芯片设计工程师与系统架构师在首轮流片前,运行并采集数万亿次验证时钟周期,从而实现更优的设计迭代。

作为双方长期战略合作的重要成果,NVIDIA 与西门子携手攻克了此前行业难以实现的技术目标,依托西门子 Veloce proFPGA CS 可扩展、优化的硬件架构,结合 NVIDIA 高性能芯片架构,仅需数天即可完成数十万亿次时钟周期的验证采集工作。

西门子数字化工业软件硬件辅助验证事业部高级副总裁兼总经理 Jean-Marie Brunet 表示:“NVIDIA 与西门子在多个领域展开深度合作,近期更是聚焦硬件辅助验证方法论的推进,尤其是基于 FPGA 的原型验证方向,以适配复杂 AI/ML SoC 带来的严苛验证与确认需求。Veloce proFPGA CS 将高度灵活可扩展的硬件架构,与先进易用的实现及调试软件流程相结合,以应对上述挑战。无论是单 FPGA 的 IP 核验证,还是数十亿门级的芯粒设计,都能为客户提供适配的解决方案。”

NVIDIA 硬件工程事业部副总裁 Narendra Konda 表示:“随着 AI 与计算架构复杂度的持续攀升,芯片研发团队亟需高性能验证解决方案,以完成海量工作负载的验证,加速产品上市进程。NVIDIA 性能优化的芯片架构与西门子 Veloce proFPGA CS 深度融合,可支持设计工程师在数天内完成数万亿次时钟周期的验证,为下一代 AI 技术的可靠性保障提供了所需的规模支撑。”

基于 FPGA 的原型验证系统具备出色的运行速度,其运行流片前验证工作负载的耗时,远少于软件仿真(Simulation)甚至硬件加速(Emulation)。但由于芯片本身以及配套软件复杂度不断升级,当前 AI/ML 设计对验证能力提出了更高要求。

为适配行业发展需求、保障产品上市时间与可靠性,在短时间内运行数万亿次时钟周期的能力,已成为芯片验证的核心刚需。传统的软件仿真与硬件加速验证工具,在合理的实际作业时间内,仅能支持数百万次时钟周期验证,即便在优化场景下也仅能实现数十亿次规模,无法实现更大规模扩展。

分享到:

[ 新闻搜索 ]  [ ]  [ 告诉好友 ]  [ 打印本文 ]  [ 关闭窗口 ]  [ 返回顶部 ]

移动互联

2010年,中国移动互联网用户规模达到3.03亿人2011年,中国移动互联网行业进入了更加快速发展的一年,无论是用户规模还是手机应用下载次数都有了快速的增长。在移动互联网发展的大的趋势下,中自传媒已经开始进行区别于传统互联网的运营模式探索,伴随着产业链和产业格局的变化提供创新的服务

更多>>推荐视频

工业转型升级-中国电器工业协会电力电子分会 秘书长 肖向锋

工业转型升级-中国电器工业协会

在本次2012北京国际工业自动化展上,我们将全面剖析在新...
中国高压变频器产业发展之路——走过十三年 李玉琢

中国高压变频器产业发展之路——

中国高压变频器产业发展之路走过十三年 李玉琢
从企业家角度 谈行业的未来发展——汇川技术股份有限公司

从企业家角度 谈行业的未来发展

从企业家角度 谈行业的未来发展汇川技术股份有限公司
现代能源变换的核心技术——电力电子 李崇坚

现代能源变换的核心技术——电力

中国电工技术学会常务理事---李崇坚,电力电子是先进能源...
打造专业电力电子元器件品牌 助力变频器产业发展

打造专业电力电子元器件品牌 助

联合主办单位深圳市智胜新电子有限公司领导嘉宾致辞 7月...